R.H.J.M.奥顿。;布雷顿,R.K。 绩效规划。 (英语) 兹伯利0938.68981 集成。,超大规模集成电路J。 29,第1期,1-24页(2000年). 小结:提出了VLSI电路设计中的一个转变。在传统设计中,更高级别的合成会产生一个网表,布局合成从中为制造构建一个掩模规范。时序分析被构建到反馈回路中,以检测时序违规,然后用于将规范更新为合成。这种迭代是不可取的,并且对于非常高的性能设计来说是不可行的。随着未来几代技术的发展,这个问题可能会变得更加严重。为了实现非迭代设计流程,我们建议早期综合阶段应使用“线规划”在功能元件和互连上分配延迟,布局综合应使用其自由度来实现这些延迟。在本文中,我们试图为未来的技术量化这个问题,并为“恒定延迟”方法提出一些解决方案。 引用于2文件 MSC公司: 68瓦35 非数值算法的硬件实现(VLSI算法等) 关键词:超大规模集成电路 PDF格式BibTeX公司 XML格式引用 \textit{R.H.J.M.Otten}和textit{R.K.Brayton},集成。,VLSI J.29,第1号,1--24(2000;Zbl 0938.68981) 全文: 内政部