×

关于CMP硬件上的一些PRAM模型的性能和成本。 (英语) 兹比尔1192.68276

摘要:并行随机存取机器是一种非常强大的并行计算模型,几十年来一直抵制着成本效益高的实现尝试。最近,VLSI技术的发展为间接片上实现提供了手段,但PRAM模型的不同变体提供了不同的性能、面积和功率数字,并且不知道它们的实现如何相互比较。在本文中,我们测量了四种PRAM模型的性能并估计了在Eclipse芯片多处理器框架上实际实现的成本,其中包括EREW、Limited Arbitrary CRCW、Full Arbitray CRCW和Full Armitrary Multioperation CRCW。有趣的是,最强大的模型显示了最低的仿真成本和最高的性能/面积和性能/功率数字。

MSC公司:

第68季度10 计算模式(非确定性、并行、交互式、概率性等)
68平方米 计算机系统环境下的性能评估、排队和调度
PDF格式BibTeX公司 XML格式引用
全文: 内政部

参考文献:

[1] 内政部:10.1137/S0097539791194094·Zbl 0820.68038号 ·网址:10.1137/S0097539791194094
[2] 内政部:10.1145/190787.190804·数字对象标识代码:10.1145/190787.190804
[3] Forsell M.,《通用计算机科学杂志》,第3页,第1037页——·兹比尔1192.68276
[4] 内政部:10.1109/MM.2002.1044299·兹比尔05098474 ·doi:10.1109/MM.2002.1044299
[5] Forsell M.,《WSEAS计算机交易》3,第807页-·兹比尔1192.68276
[6] 内政部:10.1504/IJEB.2005.007270·Zbl 05464962号 ·doi:10.1504/IJEB.2005.007270
[7] Hoare C.,通信顺序过程(1985)·Zbl 0637.68007号
[8] Honkanen R.,面向并行计算中的光通信4(2006)
[9] Jaja J.,并行算法导论(1992)·Zbl 1278.68082号
[10] Keller J.,《实用PRAM编程》(2001年)
[11] 内政部:10.1109/2.917539·Zbl 05088200号 ·doi:10.1109/2.917539
[12] 内政部:10.1109/TVLSI.2003.810800·兹伯利05460480 ·doi:10.1109/TVLSI.2003.810800
[13] 内政部:10.1016/0022-0000(91)90005-P·Zbl 0732.68024号 ·doi:10.1016/0022-0000(91)90005-P
[14] 内政部:10.1145/357114.357116·Zbl 0468.68027号 ·doi:10.1145/357114.357116
[15] DOI:10.1145/79173.79181·doi:10.1145/79173.79181
此参考列表基于出版商或数字数学图书馆提供的信息。其项与zbMATH标识符进行启发式匹配,可能包含数据转换错误。在某些情况下,zbMATH Open的数据对这些数据进行了补充/增强。这试图尽可能准确地反映原始论文中列出的参考文献,而不要求完整或完全匹配。