IEICE信息与系统交易
在线ISSN:1745-1361
打印ISSN:0916-8532
常规部分
FPGA上专用片上网络的链路删除方法
王黛涵(Daihan WANG)松谷弘一Michihiro KOIBUCHI先生AMANO秀春
作者信息
期刊 免费访问

2009第E92.D卷第4版第575-583页

细节
摘要

常规二维网格拓扑已用于大多数芯片上网络(NoC)FPGA上。一些应用程序中产生的空间偏向流量使得删除链接的自定义方法更加有效,因为某些链接的利用率较低。本文针对可重构系统,提出了一种在NoC中定制路由器的链路删除策略,以最小化所需的硬件量。根据预先分析的流量信息,删除通信量较小的链路,以降低硬件成本,同时保持足够的性能。为了避免死锁,提出了两种策略,它们的性能优于up*/down*路由,up*/down*路由是一种在不规则拓扑上具有代表性的无死锁路由。对于图像识别应用程序苏珊在不降低性能的情况下,该方法可以节省30%的硬件量。

这些作者的内容
©2009电子、信息和通信工程师协会
上一篇文章 下一篇文章
反馈
顶部