跳到主要内容
10.1145/503048.503056acm会议文章/章节视图摘要出版物页面fpga(现场可编程门阵列)会议记录会议集合
第条

一种灵活的浮点格式,用于优化基于FPGA的DSP中的数据通路和运算符

出版:2002年2月24日出版历史

摘要

视频信号处理需要对视频流执行许多基本操作的复杂算法。为了在FPGA中实时执行这些计算,我们必须使用创新的结构来满足速度要求,同时管理复杂性。作为视频降噪器开发项目的一部分,我们开发了一个需要一些浮点计算的优化处理流。本文介绍了开发浮点单元的基本原理,证明了所使用的数据表示、在Xilinx VirtexE FPGA中的实现,并报告了我们获得的性能。文中还介绍了一种使用这种表示的除法器,及其在同一FPGA中的实现和性能。

工具书类

  1. 1ANSI/IEEE Std 754-1985“二进制浮点运算IEEE标准”,1985年。谷歌学者谷歌学者
  2. 2Connors,D.A.、Yamada,Y.和Hwu,W-M.W.,“用于增强汽车控制系统的面向软件的浮点格式”,1999年8月。谷歌学者谷歌学者
  3. 三。Kelley,M.J.和Postiff,M.A.“CMOS浮点单元”第17届年度学生超大规模集成电路设计竞赛,有经验的班级参赛,1997年。谷歌学者谷歌学者
  4. 4Ligon III,W.B.、McMillan,S.、Monn,G.、Stivers,F和Underwood,K.D.“FPGA浮点运算实用性的重新评估”。谷歌学者谷歌学者
  5. 5Obermann,S.F.和Flynn,M.J.“除法算法和实现”,IEEE Trans。《计算机》,1997年8月,第46版,第833-854页。谷歌学者谷歌学者数字图书馆数字图书馆
  6. 6POWER2浮点单元:体系结构与实现,http://www.austin.ibm.com/tech/fpu.html。谷歌学者谷歌学者
  7. 7Sahim,I.,Gloster,C.和Doss,C.“可重构计算系统中浮点算法的可行性”,MAPLD关于自适应计算,2000年9月,第3卷。谷歌学者谷歌学者
  8. 8Shirazi,N.、Walters,A.和Athanas,P.“基于FPGA的定制计算机浮点算法的定量分析”,IEEE定制计算机FPGA研讨会,加利福尼亚州纳帕谷,1995年。谷歌学者谷歌学者数字图书馆数字图书馆
  9. 9Stamoulis,I.、White,M.和Lister,P.F.,《针对FPGA架构优化的流水线浮点算法》,计算机科学讲义,1999年,第1673版,第365-370页。谷歌学者谷歌学者数字图书馆数字图书馆
  10. 10.SPARC体系结构,网址:http://www.cs.earlham.edu/mutoke/cs63/sparc.htm#4。谷歌学者谷歌学者
  1. 一种灵活的浮点格式,用于优化基于FPGA的DSP中的数据通路和运算符

    建议

    评论

    登录选项

    检查您是否可以通过登录凭据或您的机构访问本文。

    登录

    完全访问权限

    • 发布于

      封面图片ACM会议
      FPGA’02:2002年ACM/SIGDA第十届现场可编程门阵列国际研讨会论文集
      2002年2月
      257页
      国际标准图书编号:1581134525
      内政部:10.1145/503048

      版权所有©2002 ACM

      如果复制品不是为了盈利或商业利益而制作或分发的,并且复制品的第一页载有本通知和完整引文,则允许免费制作本作品的全部或部分数字或硬拷贝以供个人或课堂使用。必须尊重ACM以外的其他人对本作品组成部分的版权。允许用信用证进行摘要。要以其他方式复制或重新发布,在服务器上发布或重新发布到列表,需要事先获得特定许可和/或付费。从请求权限[电子邮件保护]

      出版商

      计算机协会

      美国纽约州纽约市

      出版历史

      • 出版:2002年2月24日

      权限

      请求有关此文章的权限。

      请求权限

      检查更新

      限定符

      • 第条

      接受率

      总体验收率125属于627提交文件,20%

    PDF格式

    以PDF文件查看或下载。

    PDF格式

    电子阅读器

    使用eReader联机查看。

    电子阅读器