dblp:袁武雷 https://dblp.org/pid/89/1147.html dblp个人页面RSS提要 2024年4月25日星期四01:34:01+0200 英语-美国 每日的 1 根据CC0 1.0许可证发布 dblp@dagstuhl.de(dblp团队) 邮箱:dblp@dagstuhl.de(dblp团队) 计算机/计算机科学/出版物/书目 http://www.rssboard.org/rss-specification网站 https://dblp.org/img/logo.144x51.png网址dblp:袁武雷https://dblp.org/pid/89/1147.html14451 MT-3000:用于HPC的异构多区域处理器。https://doi.org/10.1007/s42514-022-00095-y,,,,,,,,,,,,:
MT-3000:用于HPC的异构多区域处理器。 CCF变速器。高性能计算。 4(2):150-164()]]>
https://dblp.org/rec/journals/ccfthpc/LuWGHLWFTCLLLS222022年1月1日星期六00:00:00+0100
将DSP推进HPC、AI和其他领域:挑战、机制和未来方向。https://doi.org/10.1007/s42514-020-00057-2,,,,,,,:
将DSP推进HPC、AI和其他领域:挑战、机制和未来方向。 CCF变速器。高性能计算。 (1):第114页至第125页()]]>
https://dblp.org/rec/journals/ccfthpc/WangLLLLZZG212021年1月1日星期五00:00:00+0100
MT-DMA:支持数字信号处理的高效矩阵转置的DMA控制器。https://doi.org/10.109/ACCESS.2018.2889558,,,:
MT-DMA:支持数字信号处理的高效矩阵转置的DMA控制器。 IEEE接入 7:5808-5818()]]>
https://dblp.org/rec/journals/access/MaLHW192019年1月1日星期二00:00:00+0100
基于非合作结构的对HMM加速器。https://doi.org/10.1587/elex.16.20190402,,:
基于非协作结构的配对HMM加速器。 IEICE电子。快递 16(15):20190402()]]>
https://dblp.org/rec/journals/ieeee/WangLD192019年1月1日星期二00:00:00+0100
基于多核向量加速器的高效大尺度一维FFT矢量化。https://doi.org/10.109/HPCC/SmartCity/DSS.2019.00078,,,,:
基于多核向量加速器的高效大尺度一维FFT矢量化。 HPCC/智能城市/DSS :484-491]]>
https://dblp.org/rec/conf/hpcc/LiuTCLL192019年1月1日星期二00:00:00+0100
科学计算加速器的高效直接内存访问(DMA)控制器。https://doi.org/10.109/ISCAS.2019.8702172,,,,:
科学计算加速器的高效直接内存访问(DMA)控制器。 国际会计准则委员会 :1-5]]>
https://dblp.org/rec/conf/iscas/MaHLGW192019年1月1日星期二00:00:00+0100
基于矩阵转置的可变尺寸FFT硬件加速器。http://doi.ieecomputersociety.org/10.109/TVLSI.2018.2846688,,,:
基于矩阵转置的可变尺寸FFT硬件加速器。 IEEE传输。超大规模集成电路。系统。 26(10):1953-1966()]]>
https://dblp.org/rec/journals/tvlsi/ChenLLC182018年1月1日星期一00:00:00+0100
基于TCORDIC算法的低延迟、低误差浮点正弦/余弦函数。https://doi.org/10.109/TCSI.2016.2631588,,,:
基于TCORDIC算法的低延迟、低误差浮点正弦/余弦函数。 IEEE传输。电路系统。我是Regul。巴普。 第64页-第一页(4):892-905()]]>
https://dblp.org/rec/journals/tcas/ZhuLPH172017年1月1日,星期日00:00:00+0100
异构处理器集群上的平台自适应高吞吐量监视视频压缩。https://doi.org/10.1007/978-3-319-67952-5_1,,,,,:
异构处理器集群上的平台自适应高吞吐量监视视频压缩。 应用程序 :1-13]]>
https://dblp.org/rec/conf/appt/QiaoLDLLJ172017年1月1日,星期日00:00:00+0100
PR-ELM:基于集群的并行正则化极端学习机。https://doi.org/10.1016/j.neucom.2015.08.066,,,:
PR-ELM:基于集群的并行正则化极端学习机。 神经计算 173:1073-1081()]]>
https://dblp.org/rec/journals/ijon/WangDLL162016年1月1日,星期五00:00:00+0100
用于三维特征学习的高效卷积自动编码器极限学习机器网络。https://doi.org/10.1016/j.neucom.2015.10.035,,,,:
用于三维特征学习的高效卷积自动编码器极限学习机器网络。 神经计算 174:988-998()]]>
https://dblp.org/rec/journals/ijon/WangX0DL162016年1月1日,星期五00:00:00+0100
基于层次局部接收场的极限学习机在高光谱遥感图像分类中的应用。https://doi.org/10.109/LGRS.2016.2517178,,,,:
基于层次局部接收场的极限学习机在高光谱遥感图像分类中的应用。 IEEE地质科学。远程。Sens.Lett公司。 13():434-438()]]>
https://dblp.org/rec/journals/lgrs/LvNDXL162016年1月1日星期五00:00:00+0100
基于SRT-8算法的单/双精度浮点除法和平方根单元。https://doi.org/10.1007/978-981-10-3159-5_1,,,:
基于SRT-8算法的单/双精度浮点除法和平方根单元。 NCCET考试 :3-14]]>
https://dblp.org/rec/conf/nccet/PengHLZ162016年1月1日,星期五00:00:00+0100
采用2D故障编码方法的NoC链路多比特瞬态故障控制。https://doi.org/10.109/NOCS.2016.7579328,,,,:
采用2D故障编码方法的NoC链路多比特瞬态故障控制。 NOCS公司 :1-8]]>
https://dblp.org/rec/conf/nocs/ChenLLWC162016年1月1日,星期五00:00:00+0100
基于FPGA的深管道SpMV加速器,具有硬件友好的存储方案。https://doi.org/10.1587/elex.12.20150161,,,:
基于FPGA的深管道SpMV加速器,具有硬件友好的存储方案。 IEICE电子。快递 12(11):20150161()]]>
https://dblp.org/rec/journals/ieiceee/GouDLW152015年1月1日星期四00:00:00+0100
基于行分层解码算法的高效多标准QC-LDPC解码器。https://doi.org/10.1587/elex.12.20150356,,,,:
一种基于行分层解码算法的高效多标准QC-LDPC解码器。 IEICE电子。快递 12(13):20150356()]]>
https://dblp.org/rec/journals/ieeeee/GuoDLLL152015年1月1日星期四00:00:00+0100
使用ELLPACK-R为GPU设计并行稀疏矩阵转置算法。https://doi.org/10.1007/978-3-662-49283-3_7,,,,,:
使用ELLPACK-R为GPU设计并行稀疏矩阵转置算法。 NCCET考试 :61-68]]>
https://dblp.org/rec/conf/nccet/GouDLWXC152015年1月1日星期四00:00:00+0100
加速异构结构上的分子动力学模拟。https://doi.org/10.1007/978-3-662-49283-3_12,,,,,:
加速异构结构上的分子动力学模拟。 NCCET考试 :118至132]]>
https://dblp.org/rec/conf/nccet/WangDGLLW152015年1月1日星期四00:00:00+0100
用于宇宙学模拟的CPU-GPU混合并行策略。https://doi.org/10.1002/cpe.3046,,,,:
用于宇宙模拟的CPU-GPU混合并行策略。 同意。计算。实际。支出。 26():748-765()]]>
https://dblp.org/rec/journals/concurrency/WangDGLZ142014年1月1日星期三00:00:00+0100
基于片上SRAM的无转置可变尺寸FFT加速器。https://doi.org/10.1587/elex.11.201401,,,,:
基于片上SRAM的无转置可变尺寸FFT加速器。 IEICE电子。快递 11(15):20140171()]]>
https://dblp.org/rec/journals/ieiceee/GouoTLDZ142014年1月1日星期三00:00:00+0100
双精度初等函数专用VLIW结构的FPGA实现。https://doi.org/10.1145/2617594,,,,:
双精度初等函数专用VLIW结构的FPGA实现。 ACM事务处理。可重构技术。系统。 7(2):8:1-8:21()]]>
https://dblp.org/rec/journals/trets/LeiGDMX142014年1月1日星期三00:00:00+0100
交替行/列矩阵访问的窗口内存布局方案。https://doi.org/10.1587/transinf.E96.D.2765,,,,,:
交替行/列矩阵访问的窗口内存布局方案。 IEICE传输。信息系统。 96天(12):2765-2775()]]>
https://dblp.org/rec/journals/ieicet/GuoTDLMZ132013年1月1日星期二00:00:00+0100
IEEE-754四精度基本函数的VLIW协处理器。https://doi.org/10.1145/2512430,,,,,,:
IEEE-754四精度基本函数的VLIW协处理器。 ACM事务处理。阿基特。代码优化。 10():12:1-12:22()]]>
https://dblp.org/rec/journals/taco/LeiDGXZDL132013年1月1日星期二00:00:00+0100
精确点积的FPGA实现及其在可变精度浮点运算中的应用。https://doi.org/10.1007/s11227-012-0860-0,,,,:
精确点积的FPGA实现及其在可变精度浮点运算中的应用。 J.超级计算机。 64(2):580-605()]]>
https://dblp.org/rec/journals/tjs/LeiDDZX132013年1月1日星期二00:00:00+0100
参数化多标准高通量Radix-4维特比译码器的FPGA设计与实现。https://doi.org/10.1587/transcom.E95.B.1602,,,,:
参数化多标准高通量Radix-4维特比译码器的FPGA设计与实现。 IEICE传输。Commun公司。 95-B型(5):1602年-1611年()]]>
https://dblp.org/rec/journals/ieicet/LiDLNG122012年1月1日,星期日00:00:00+0100
用于任意精度浮点运算的FPGA专用定制VLIW体系结构。https://doi.org/10.1587/transinf.E94.D.2173,,:
FPGA特定于任意精度浮点运算的自定义VLIW体系结构。 IEICE传输。信息系统。 94天(11):2173-2183()]]>
https://dblp.org/rec/journals/ieicet/LeiDZ112011年1月1日星期六00:00:00+0100
可变精度浮点算法的FPGA实现。https://doi.org/10.1007/978-3642-24151-2_10,,,:
可变精度浮点算法的FPGA实现。 应用程序 :127-141]]>
https://dblp.org/rec/conf/appt/LeiDGZ112011年1月1日星期六00:00:00+0100
VPFPAP:用于可变精度浮点运算的专用VLIW处理器。https://doi.org/10.109/FPL.2011.51,,,:
VPFPAP:一种用于可变精度浮点运算的专用VLIW处理器。 FPL公司 :252-257]]>
https://dblp.org/rec/conf/fpl/LeiDZW112011年1月1日星期六00:00:00+0100
在FPGA上实现IEEE-754四倍精度基本函数的专用VLIW架构。https://doi.org/10.109/ICCD.2011.6081400,,,,:
在FPGA上实现IEEE-754四倍精度基本函数的专用VLIW架构。 ICCD公司 :219-225]]>
https://dblp.org/rec/conf/iccd/LeiDSZG112011年1月1日星期六00:00:00+0100
矩阵分解的统一协处理器体系结构。https://doi.org/10.1007/s11390-010-9372-7,,,,,:
矩阵分解的统一协处理器体系结构。 J.计算。科学。Technol公司。 25(4):874-885()]]>
https://dblp.org/rec/journals/jcst/DouZWJLN102010年1月1日,星期五00:00:00+0100
FPGA加速ExaScale计算的双/四双高精度浮点应用程序。https://doi.org/10.1145/1810085.1810129,,,,,:
FPGA加速ExaScale计算的双/四双高精度浮点应用程序。 集成电路 :325-336]]>
https://dblp.org/rec/conf/ics/DouLWGZS102010年1月1日,星期五00:00:00+0100
在FPGA上实现大规模矩阵求逆的细粒度流水线实现。https://doi.org/10.1007/978-3-642-03644-6_9,,,,,:
在FPGA上实现大规模矩阵求逆的细粒度流水线实现。 应用程序 :110-122]]>
https://dblp.org/rec/conf/appt/ZhouDZXLT092009年1月1日星期四00:00:00+0100
FPGA上LINPACK基准的细粒度流水线实现。https://doi.org/10.109/FCCM.2009.11,,,,,:
FPGA上LINPACK基准的细粒度流水线实现。 立方厘米 :183-190年]]>
https://dblp.org/rec/conf/fccm/WuDLZWJ092009年1月1日星期四00:00:00+0100
FPGA在统一流水线框架中加速三种QR分解算法。https://doi.org/10.109/FPL.2009.5272252,,,,:
FPGA在统一的流水线框架中加速了三种QR分解算法。 FPL公司 :410-416]]>
https://dblp.org/rec/conf/fpl/DouZCLX092009年1月1日星期四00:00:00+0100
JPEG2000算术编码器设计中的面积和吞吐量权衡。https://doi.org/10.109/APCCAS.2008.4746023,,:
JPEG2000算术编码器设计中的面积和吞吐量权衡。 APCCAS公司 :316-319]]>
https://dblp.org/rec/conf/apccas/LiDL082008年1月1日星期二00:00:00+0100
混合模式浮点FPGA CORDIC协处理器。https://doi.org/10.1007/978-3-540-78610-8_25,,,:
混合模式浮点FPGA CORDIC协处理器。 :254-259]]>
https://dblp.org/rec/conf/arc/周DLD082008年1月1日星期二00:00:00+0100
双精度混合模式浮点FPGA CORDIC协处理器。https://doi.org/10.109/HPCC.2008.14,,,,:
双精度混合模式浮点FPGA CORDIC协处理器。 高性能混凝土 :182-189]]>
https://dblp.org/rec/conf/hpcc/ZhouDLXD082008年1月1日星期二00:00:00+0100
FPGA上的动态可配置浮点FFT流水线和混合模式CORDIC。https://doi.org/10.1109/ICESS.2008.95,,,:
FPGA上的动态可配置浮点FFT流水线和混合模式CORDIC。 ICESS公司 :616-620]]>
https://dblp.org/rec/conf/icess/ZhouDDL082008年1月1日星期二00:00:00+0100
具有窗口内存访问的FPGA SAR处理器。https://doi.org/10.109/ASAP.2007.4429964,,,:
具有窗口内存访问的FPGA SAR处理器。 尽快 :95-100]]>
https://dblp.org/rec/conf/asap/DouZLZ072007年1月1日星期一00:00:00+0100