{“id”:“https://openalex.org/W1995789009“,”doi“:”https://doi.org/10.1109/fpl.2009.5272278“,”title“:”sFPGA2-一种可扩展的GALS FPGA体系结构和设计方法“,”display_name“:”sFPGA2–一种可伸缩的GALS FPGA体系结构和方法“,“publication_year”:2009,“publiction_date”:“2009-08-01”,“ids”:{“openalex”:“https://openalex.org/W1995789009“,”doi“:”https://doi.org/10.1109/fpl.2009.5272278“,”mag“:”1995789009“},”language“:”en“,”primary_location“:{”is_oa“:false,”landing_page_url“:”https://doi.org/10.1109/fpl.2009.5272278“,”pdf_url“:null,”source“:null,”license“:null',”licence_id“:null,”version“:nuller,”is_accepted“:false,”is_published“:false},”type“:”article“,”type_crossref“:“procesdings-article”,”indexed_in“:[”crossref“],”open_access“:{”is_oa“:false,”oa_status“:”closed“,”oa_url”:null“,”any_repository_has_fulltext“:false}”,”authorships“:[{”author_position“:”first“,”作者“:{”id“:”https://openalex.org/A5009959094“,”display_name“:”Rizwan Tariq Syed“,”orcid“:”https://orcid.org/0000-0001-9232-734X},“机构”:[{“id”:https://openalex.org/I165932596“,”display_name“:”新加坡国立大学“,”ror“:”https://ror.org/01tgyzw49“,”country_code“:”SG“,”type“:“教育”,”世系“:[”https://openalex.org/I165932596“]}],”国家“:[”SG“],”is_corresponding“:false,”raw_author_name“:”Rizwan Syed“,”raw _ afiliation_strings“:[“新加坡国立大学电气与计算机工程系,新加坡117576”],”affiliations“:”新加坡国立大学电气与计算机工程系,新加坡117576“,”institution_ids“:[”https://openalex.org/I165932596“]}]},{”author_position“:”middle“,”author“:{”id“:”https://openalex.org/A5100759111“,”display_name“:”Xiaolei Chen“,”orcid“:”https://orcid.org/0000-0001-8573-1475},“机构”:[{“id”:https://openalex.org/I165932596“,”display_name“:”新加坡国立大学“,”ror“:”https://ror.org/01tgyzw49“,”country_code“:”SG“,”type“:“教育”,”世系“:[”https://openalex.org/I165932596“]}],”国家“:[”SG“],”is_corresponding“:false,”raw_author_name“:”Xiaolei Chen“,”raw _affiliation_strings“:[“新加坡国立大学电气与计算机工程系,新加坡117576”],”affiliations“:[{”raw _affiliation_string“:”新加坡国立大学电气与计算机工程系,新加坡117576“,”institution_ids“:[”https://openalex.org/I165932596“]}]},{”author_position“:”middle“,”author“:{”id“:”https://openalex.org/A5084305618“,”display_name“:”哈亚军“,”兽人“:”https://orcid.org/0000-0003-4244-5916},“机构”:[{“id”:https://openalex.org/I165932596“,”display_name“:”新加坡国立大学“,”ror“:”https://ror.org/01tgyzw49“,”country_code“:”SG“,”type“:“教育”,”世系“:[”https://openalex.org/I165932596“]}],”国家“:[”SG“],”is_corresponding“:false,”raw_author_name“:”Yajun Ha“,”raw_affiliation_strings“:[“新加坡国立大学电气与计算机工程系,新加坡117576”],”affiliations“:[{”raw_affiliation_string“:”新加坡国立大学电气与计算机工程系,新加坡117576“,”institution_ids“:[”https://openalex.org/I165932596“]}]},{”author_position“:”last“,”author“:{”id“:”https://openalex.org/A5070594442“,”display_name“:”巴拉德瓦伊·维拉瓦利“,”orcid“:”https://orcid.org/0000-0001-9000-1813},“机构”:[{“id”:https://openalex.org/I165932596“,”display_name“:”新加坡国立大学“,”ror“:”https://ror.org/01tgyzw49“,”country_code“:”SG“,”type“:“教育”,”世系“:[”https://openalex.org/I165932596“]}],”国家“:[”SG“],”is_corresponding“:false,”raw_author_name“:”Bharadwaj Veeravalli“,”raw _ afiliation_strings“:[“新加坡国立大学电气与计算机工程系,新加坡117576”],”affiliations“:”新加坡国立大学电气与计算机工程系,新加坡117576“,”institution_ids“:[”https://openalex.org/I165932596“]}]}],”countries_distinct_count“:1,”institutions_disting_count”:1,“corresponding_author_ids”:[],”correspounding_institution_ids“:[]、”apc_list“:null,”apc_payed“:null,”fwci“:0.302,”has_fulltext“:true,”fulltext_origin“:”ngrams“,”cited_by_count“:false,”is_in_top_10_percent“:false},”cited_by_percentile_year“:{”min“:64,”max“:71},“biblio”:{“volume”:null,“issue”:nul,“first_page”:null,“last_page”:null},《is_retracted》:false,“is_paratext”:false、“primary_topic”:{“id”:“https://openalex.org/T10829“,”display_name“:”系统芯片设计中的芯片上网络“,”score“:0.9998,”subfield“:{”id“:”https://openalex.org/subfields/1705“,”display_name“:”计算机网络和通信“},”字段“:{”id“:”https://openalex.org/fields/17“,”display_name“:”Computer Science“},”domain“:{”id“:”https://openalex.org/domains/3“,”display_name“:”物理科学“}},”主题“:[{”id“:”https://openalex.org/T10829“,”display_name“:”系统芯片设计中的芯片上网络“,”score“:0.9998,”subfield“:{”id“:”https://openalex.org/subfields/1705“,”display_name“:”计算机网络和通信“},”字段“:{”id“:”https://openalex.org/fields/17“,”display_name“:”Computer Science“},”domain“:{”id“:”https://openalex.org/domains/3“,”display_name“:”物理科学“}},{”id“:”https://openalex.org/T11522“,”“display_name”:“可现场编程门阵列和专用集成电路的设计与优化”,“score”:0.9995,“subfield”:{“id”:“https://openalex.org/subfields/2208“,”display_name“:”电气与电子工程“},”字段“:{”id“:”https://openalex.org/fields/22“,”display_name“:”Engineering“},”domain“:{”id“:”https://openalex.org/domains/3“,”display_name“:”物理科学“}},{”id“:”https://openalex.org/T10904“,”“display_name”:“可重构计算系统和设计方法”,“score”:0.9978,“subfield”:{“id”:“https://openalex.org/subfields/1708“,”display_name“:”硬件和体系结构“},”字段“:{”id“:”https://openalex.org/fields/17“,”display_name“:”Computer Science“},”domain“:{”id“:”https://openalex.org/domains/3“,”display_name“:”物理科学“}}],”关键词“:[{”id“:”https://openalex.org/keywords/design-flow网站“,”display_name“:”设计流程“,”score“:0.5737085},{”id“:”https://openalex.org/keywords/networks-on-chip“,”display_name“:”芯片网络“,”score“:0.556965},{”id“:”https://openalex.org/keywords/fpga“,”display_name“:”FPGA“,”score“:0.551977},{”id“:”https://openalex.org/keywords/system-level-design网站“,”display_name“:”系统级设计“,”score“:0.517818},{”id“:”https://openalex.org/keywords/reconfigurable-computing网站“,”display_name“:”可重构计算“,”score“:0.512212},{”id“:”https://openalex.org/keywords/graph-partitioning网站“,”display_name“:”Graph Partitioning“,”score“:0.501896}],”concepts“:[{”id“:”https://openalex.org/C41008148,“wikidata”:https://www.wikidata.org/wiki/Q21198“,”display_name“:”计算机科学“,”level“:0,”score“:0.7656294},{”id“:”https://openalex.org/C42935608,“wikidata”:https://www.wikidata.org/wiki/Q190411“,”display_name“:”现场可编程门阵列“,”level“:2,”score“:0.75191903},{”id“:”https://openalex.org/C48044578,“wikidata”:https://www.wikidata.org/wiki/Q727490“,”display_name“:”可伸缩性“,”level“:2,”score“:0.71664155},{”id“:”https://openalex.org/C151319957,“wikidata”:https://www.wikidata.org/wiki/Q752739“,”display_name“:”异步通信“,”level“:2,”score“:0.7136794},{”id“:”https://openalex.org/C118505674,“wikidata”:https://www.wikidata.org/wiki/Q42586063“,”display_name“:”编码器“,”level“:2,”score“:0.633911},{”id“:”https://openalex.org/C149810388,“wikidata”:https://www.wikidata.org/wiki/Q5374873“,”display_name“:”Emulation“,”level“:2,”score“:0.6284555},{”id“:”https://openalex.org/C118524514,“wikidata”:https://www.wikidata.org/wiki/Q173212“,”display_name“:”计算机体系结构“,”level“:1,”score“:0.6187017},{”id“:”https://openalex.org/C37135326,“wikidata”:https://www.wikidata.org/wiki/Q931942“,”display_name“:”设计流程“,”level“:2,”score“:0.5737085},{”id“:”https://openalex.org/C149635348,“wikidata”:https://www.wikidata.org/wiki/Q193040网址“,”display_name“:”嵌入式系统“,”level“:1,”score“:0.5102508},{”id“:”https://openalex.org/C123657996,“wikidata”:https://www.wikidata.org/wiki/Q12271“,”display_name“:”Architecture“,”level“:2,”score“:0.44489118},{”id“:”https://openalex.org/C157922185,“wikidata”:https://www.wikidata.org/wiki/Q173198“,”display_name“:”逻辑合成“,”level“:3,”score“:0.41721445},{”id“:”https://openalex.org/C13117901,“wikidata”:https://www.wikidata.org/wiki/Q170451“,”display_name“:”逻辑门“,”level“:2,”score“:0.24112222},{”id“:”https://openalex.org/C31258907,“wikidata”:https://www.wikidata.org/wiki/Q1301371“,”display_name“:”计算机网络“,”level“:1,”score“:0.18736866},{”id“:”https://openalex.org/C142362112,“wikidata”:https://www.wikidata.org/wiki/Q735“,”display_name“:”Art“,”level“:0,”score“:0.0},{”id“:”https://openalex.org/C162324750,“wikidata”:https://www.wikidata.org/wiki/Q8134“,”display_name“:”经济学“,”level“:0,”score“:0.0},{”id“:”https://openalex.org/C153349607,“wikidata”:https://www.wikidata.org/wiki/Q36649“,”display_name“:”视觉艺术“,”level“:1,”score“:0.0},{”id“:”https://openalex.org/C50522688,“wikidata”:https://www.wikidata.org/wiki/Q189833“,”display_name“:”经济增长“,”level“:1,”score“:0.0},{”id“:”https://openalex.org/C111919701,“wikidata”:https://www.wikidata.org/wiki/Q9135“,”display_name“:”操作系统“,”level“:1,”score“:0.0},{”id“:”https://openalex.org/C11413529,“wikidata”:https://www.wikidata.org/wiki/Q8366“,”display_name“:”Algorithm“,”level“:1,”score“:0.0},{”id“:”https://openalex.org/C77088390,“wikidata”:https://www.wikidata.org/wiki/Q8513“,”display_name“:”Database“,”level“:1,”score“:0.0}],”mesh“:[],”locations_count“:1.”locations“:[{”is_oa“:false,”landing_page_url“:”https://doi.org/10.109/fpl.2009.5272278“,”pdf_url“:null,”source“:nul,”license“:null:”license_id“:nulse,”version“:null,”is_accepted“:false,”is_published“:false}],”best_oa_location“:nuld,”sustainable_development_goals“:[{”display_name“:”Industry,innovation and infrastructure“,”score“:0.54,”id“:”https://metadata.un.org/sdg/9“}],”grants“:[],”datasets“:[],”versions“:[】,”referenced_works_count“:9,”referrenced_works“:]”https://openalex.org/W1553739034","https://openalex.org/W1593566378","https://openalex.org/W2042876290","https://openalex.org/W2086815380","https://openalex.org/W2101701301","https://openalex.org/W2147506855","https://openalex.org/W2151245888","https://openalex.org/W2160642395","https://openalex.org/W2161455936“],”related_works“:[”https://openalex.org/W3147061323","https://openalex.org/W3128899411","https://openalex.org/W3006067528","https://openalex.org/W2922751745","https://openalex.org/W2365114398","https://openalex.org/W2243815476","https://openalex.org/W2227166741","https://openalex.org/W2118796996","https://openalex.org/W2097806352","https://openalex.org/W1984298705“],”abstract_inverted_index“:{”The“:[0,35],”interconnection“:[1],”networks“:[2],”used“:[3],”by“:[4],”current“:[5],”fine“:[6],”grain“:[7],”FPGA“:[8],”are“:[9,38],”not“:[10],”scalable“:[11,33],”for“:[12113],”very“:%13],”big“:[14],“array”:[15],“大小。“:[16],”收件人“:[17,50,77],”地址“:[18],”此“:[19],”问题“:[20],”我们“:[21,55,63,84],”应用“:[22],”“:[23,52,96103],”GALS“:[24],”(全局:[25],”异步“:[26,45,53],”和“:[27,44,81,89105],”本地“:[28,41],”同步)“:[29],”范例“:[30],”到“:[31,72116],”构建“:[32,56,85],”FPGA。“:[34],”逻辑“:[36],”资源“:[37],”划分“:[39],”进入“:[40],”同步“:[42],”瓦片“:[43],”通信“:[46],”在“:[47],”不同“:[48],”瓦片。“:[49],”路由“:[51],”通信“:[54],”a“:[57,65,91107],”串行“:[58],”网络接入chip。“:[59],”目标定位“:[60],”流式传输“:[61],”应用程序“:[62],”提议“:[64],”设计“:[66,82],”流“:[67],”那个“:[68],”映射“:[69],”用户“:[70],”应用程序“:[71],”我们的“:[73,79],”新“:[74],”FPGA“:[75],”体系结构。“:[76118],”验证“:[78],”体系结构“:[80],”流“:[83],”an“:[86],”仿真“:[87],”原型“:[88],”开发“:[90],”JPEG“:[92],”基线“:[93],”编码器“:[94],”as“:[95],”case“:[97],”研究“。“:[98],“我们”:[99],“有”:[100],“成功”:[101],“演示”:[102],“概念”:[104],“预测”:[106],“最大值”:[108],“频率”:[109],“of”:[110],“224”:[111],“MHz”:[112],“设计”:[114],“映射”:[115],“sFPGA2”:[117]},“cited_by_api_url”:“”https://api.openalex.org/works?filter=cites:W1995789009“,”counts_by_year“:[],”updated_date“:”2024-08-15T05:02:42.918407“,”created_dates“:”2016-06-24“}“