{“状态”:“确定”,“消息类型”:“工作”,“信息版本”:“1.0.0”,“邮件”:{“索引”:{“日期部分”:[[2024,3,2],“日期时间”:“2024-03-02T03:58:19Z”,“时间戳”:1709351899041},“参考计数”:14,“出版商”:“电子信息与通信工程师学会(IEICE)”,“问题”:“11”,“内容域”:{-“域”:[],“交叉标记限制”:false},“short-container-title”:[“IEICE Electron.Express”],“published-print”:{“date-parts”:[[2015]]},”DOI“:”10.1587\/elex.12.20150161“,”type“:”journal-article“,”created“:{”date-parts:[[2015,4,30]],“date-time”:“2015-04-30T18:16:56Z”,“timestamp”:1430417816000},《page》:“20150161-2015150161”,“source”:“Crossref”,“is-re referenced-by-count“:2,”标题“:[“具有硬件友好存储方案的基于FPGA的深管道SpMV加速器”],“前缀”:“10.1587”,“卷”:“12”,“作者”:[{“给定”:“宋”,“家族”:“郭”,“序列”:“第一”,“从属”:[}“名称”:“国防科技大学并行与分布式处理国家实验室”}]},{“已知”:“勇”,“家庭”:“窦”,“sequence”:“additional”,“affiliation”:[{“name”:“国防科技大学并行与分布式处理国家实验室”}]},{“given”:“Yuanwu”,“family”:“Lei”,“se序列”:“附加”,“从属关系”:[[{”name“:”国防科技大学平行与分布式处理国立实验室”}]},{“given”:“Guiming”,“family”:“Wu”,“sequence”:“additional”,“affiliation”:[{“name”:“数学工程与高级计算国家重点实验室”}]}],“member”:“532”,“reference”:[}“Key”:”1“,“unstructured”:“[1]K.Asanovic,R.Bodik,B.C.Catanzaro,J.J.J.J.Gebis,P.Husbands,K.Keutzer,D.A.Patterson,W.L.Plishker,J.Shalf,S.W。Williams和K.A.Yelick:技术报告UCB \/EECS-2006-183(2006)9.“},{”key“:”2“,”doi-asserted-by“:”crossref“,”unstructured“:”[2]R.W.Vuduc和H.J.Moon:HPCC(2005)807。DOI:10.1007\/11557654_91“,“DOI”:“10.1007\/1157654_91”},{“key”:“3”,“unstructured”:“[3]Y.Saad:技术报告(2005)1.”}、{“密钥”:“4”,“DOI-asserted-by”:“crossref”,“非结构化”:“[4]J.Sun,G.D.Peterson和O.O.Storaasli:FCCM(2007)349。DOI:10.1109,“FCCM.2007.56”,“DOI”:“10.1109”,{“key”:“5”,“DOI-asserted-by”:“publisher”,“unstructured”:“[5]G.Wu,X.Xie,Y.Dou和M.Wang:IEEE Trans.Circuits Syst.II,Exp.Briefs60(2013)791。DOI:10.1109\/TCSII.2013.2278111“,”DOI“:”10.1109\/TSCII.2013.2258111“},{“key”:“6”,“DOI-asserted-by”:“publisher”,“unstructured”:“[6]D.Zou,Y.Dou,S.Guo和S.Ni:IEICE Electron.Express10<\/b>(2013)20130529。DOI:10.1587\/elex.10.20130529“,”DOI“:”10.1587\/elex.10.2010529“},{“key”:“7”,“DOI-asserted-by”:“crossref”,“unstructured”:“[7]S.Kestur,J.D.Davis和E.S.Chung:FCCM(2012)9。DOI:10.1109\/FCCM.2012.12“,”DOI“:”10.1109\/FFCCM.2012.12“},{“key”:“8”,“unstructured”:“[8]S.Jain,R.Pottathuparambil和R.Sass:HPC(2011)80.”},“{“密钥”:“9”,“DOI-asserted-by”:“crossref”,“非结构化”:“[9]S.Jain-Mendon和R.Sass:ReConFig(2012)1。DOI:10.1109\/ReConFig.2012.6416788“,”DOI“:”10.1109\/Re ConFig.2012.6417788“},{“key”:“10”,“DOI-asserted-by”:“crossref”,“unstructured”:“[10]L.Zhoo和V.K.Prasanna:FPGA(2005)63。DOI:10.1145,“DOI”:“10.1145”,{“key”:“11”,“DOI-asserted-by”:“publisher”,“unstructured”:“[11]S.Sun,M.Monga,P.H.Jones和J.Zambreno:IEEE Trans.Circuits Syst。59(2012)113。DOI:10.1109\/TSCI.2011.2161389“,”DOI“:”10.1109\/TCSI.2011.261389“},{“key”:“12”,“DOI-asserted-by”:“crossref”,“unstructured”:“[12]K.K.Nagar和J.D.Bakos:FCCM(2011)1。DOI:10.1109\/FCCM.2011.60“,”DOI“:”10.1109\/FFCCM.2011.60“},{“key”:“13”,“unstructured”:“[13]R.Halstead和W.Najjar:技术报告UCR-CSE-2013-02011(2013)1.”},“{”key“:”14“,”DOI-asserted-by“:”publisher“,”unstructure“:”[14]T.A.Davis和Y.Hu:ACM TOMS38(2011)1。DOI:10.1145\/2049662.2049663“,”DOI“:”10.1145\/204662.2049663“}],”container-title“:[”IEICE Electronics Express“],”原始标题“:[],”language“:”en“,”link“:[{”URL“:”https:\/\/www.jstage.jst.go.jp\/articlex\/12\/11\/12_12.20150161\/_pdf“,”content-type“:”unspecified“,”content-version“:”vor“,”inte nded-application“:”相似性检查“}],”存放“:{“date-parts”:[[2017,6,23]],“date-time”:“2017-06-23T06:41:15Z”,“timestamp”:1498200075000},“score”:1,“resource”:{主“URL”:“https:\/\/www.jstage.jst.go.jp\/article\/elex\/12\/11\/12_12.20150161\/_article”}},”副标题“:[],”短标题“[],“issued”:{“date-ports”:[[2015]]},“参考人数”:14,“新闻发布”:{“发布”:“11”,“published-print“:{“date-parts”:[[2015]]},“URL”:“http://\/dx.doi.org\/10.1587\/elex.12.20150161”,“relationship”:{},”ISSN“:[”1349-2543“],”ISSN-type“:[{“value”:“1349-2553”,“type”: