{“状态”:“正常”,“消息类型”:“工作”,“消息版本”:“1.0.0”,“消息”:{“索引”:{“日期部分”:[[2024,6,24]],“日期时间”:“2024-06-24T21:09:50Z”,“时间戳”:1719263390608},“引用计数”:3,“发布者”:“IEEE”,“内容域”:{“域”:[],“交叉标记限制”:false},“短容器标题”:[],“已发布的打印”:{“日期部分”:[[2016,6]]},“DOI”:“10.1109\/vlsic.2016.7573516”,“type”:“procesedings-article”,“created”:{“date-parts”:[[2016,10,6]],“date-time”:“2016-10-06T18:39:47Z”,“timestamp”:1475779187000},“source”:《Crossref》,“is-referenced-by-count”:3,“title”:[“在65nm CMOS中实现17.8 fJ\/conv-step的12位1.6 GS\/s交错SAR ADC”],“prefix”:“10.1109”,“author”:[{“family”:“Jae-Won Nam”,“sequence”:“first”,“affiliation”:[]},{“given”:“Mohsen”,“family:”Hassanpourghadi“,”sequence“:”additional“,”affiliance“:[]{“家庭”:“additional”,“从属关系”:[]},“faily”:”Mike Shuo-Wei Chen“,“se序列”:“附加”,“附属关系”:[]}],“member”:“263”,“引用”:[{“key”:“ref3”,“author”:“murmann”,“year”:“2015”,“journal-title”:“ADC Performance Survey 1997”},{“密钥”:“ref2”,“作者”:“chan”,《年份》:“2015年”,“日记标题”:“ISSCC”}檀香山,HI,美国“,“start”:{“date-parts”:[[2016,6,15]]},“end”:{“date-parts”:[[2016,6,17]]}},《container-title》:[“2016 IEEE VLSI电路研讨会(VLSI-Circuits)”],“原始标题”:[],“链接”:[{“URL”:“http://\explorestaging.IEEE.org\/ielx7\/756979797353\/075733516.pdf?arnumber=7573516”,“内容类型”:“未指定”,“content-version”“:”vor“,”intended-application“:”相似性检查“}],“存放”:{“日期-部分”:[[2016,10,11]],“日期-时间”:“2016-10-11T22:56:16Z”,“时间戳”:1476226576000},“分数”:1,“资源”:{“主要”:}“URL”:“http://\/ieeexplore.iee.org\/document\/7573516\/”}},”副标题“:[],”短标题“:[],”发布“日期-部件”:[2016,6]]},3,“URL”:“http://\/dx.doi.org\/10.109\/vlsic.2016.7573516”,“关系”:{},“主题”:[],“发布”:{“日期部分”:[[2016,6]]}}