{“状态”:“确定”,“消息类型”:“工作”,“信息版本”:“1.0.0”,“邮件”:{“索引”:{“日期部分”:[2022,4,4],“日期时间”:“2022-04-04T00:25:16Z”,“时间戳”:1649031916254},“出版商位置”:“柏林,海德堡”,“参考计数”:27,“出版者”:“施普林格-柏林-海德堡(Springer Berlin Heidelberg)”,“isbn-type”:[{“值”:“978364219474747440”,“类型”:“打印”},{“值”:“9783642194757”,“type”:“electronic”}],“license”:[{“start”:{“date parts”:[[2011,1,1]],“date-time”:“2011-01-01T00:00:00Z”,“timestamp”:1293840000000},“content-version”:“unspecified”,“delay in days”:0,“URL”:“http:\/\/www.springer.com\/tdm”}],“content-domain”:{“domain”:[],“crosmark restriction”:false},“short container title”:[],“published print”:{“日期部分”:[[2011]]},“DOI”:“10.1007\/978-3-642-19475-7_7”,“类型”:“书籍章节”,“已创建”:{“日期部分”:[[2011,3,25],“日期时间”:“2011-03-25T17:19:34Z”,“时间戳”:1301073574000},“页面”:“53-66”,“来源”:“Crossref”,“由计数引用”:3,“标题”:[“FPGA专用流水线加速器的自动生成”],“前缀”:“10.1007”,“作者”:[{“given”:“Christophe”,“family”:“Alias”,“sequence”:“first”,“affiliation”:[]}:“Forte design system:Cynthesizer,\n\n http://www.forteds.com”},{“key”:“7_CR2”,“unstructured”:“Impulse-C,\n\n http://www.pulseaccelerated.com”}:“ISE 11.4 CORE Generator IP,\n\n http://www.xilinx.com”},{“key”:“7_CR4”,“unstructured”:“MegaWizard插件管理器,\n\n http://www.altera.com”}:“Mentor CatapultC高级合成,\n\n http://www.Mentor.com”},{“key”:“7_CR6”,“unstructured”:“Polylib\u2013多面体函数库,\n\n http://www.irisa.fr\/Polylib”}:“Synopsys:Synphony,\n\n http://www.Synopsys.com/”},{“key”:“7_CR8”,“doi-asserted-by”:“crossref”,“unstructured”:“Alias,C.,Baray,F.,Darte,A.:Bee+氯@k:源到源转换器ROSE中基于格的内存重用的实现。收录于:ACM SIGPLAN \/SIGBED嵌入式系统语言、编译器和工具会议,LCTES(2007)“,”DOI“:”10.1145\/125476.1254778“},{“key”:“7_CR9”,“DOI-asserted-by”:“crossref”,“unstructured”:“Alias,C.、Darte,A.、Plesco,A.:为自动生成的硬件加速器在C级优化DDR-SDRAM通信。Altera C2H HLS工具的使用经验。在:IEEE特定应用系统、体系结构和处理器国际会议,ASAP(2010)”,“DOI”:“10.1109\/AASAP。2010.5540967”},{“key”:“7_CR10”,“非结构化”:“AutoESL:Autopilot数据表(2009)”},{“key”:“7_CR11”,“系列标题”:“计算机科学讲义”,“DOI断言者”:“出版商”,“第一页”:“209”,“DOI”:“10.1007 \/978-3-540-24644-2_14“,“volume-title”:“并行计算的语言和编译器”,“author”:“C.Bastoul”,“year”:“2004”,“unstructured”:“Bastoul,C.、Cohen,A.、Girbal,S.、Sharma,S.和Temam,O.:使用多面体循环变换。In:Rauchwerger,L.(ed.)LCPC 2003。LNCS,卷\u00a02958,第209页\u2013225。Springer,Heidelberg(2004)“},{“key”:“7_CR12”,“doi-asserted-by”:“crossref”,“unstructured”:“Bondhugula,U.,Hartono,A.,Ramanujam,J.,Sadayappan,P.:一个实用的自动多面体并行器和局部优化程序。In:ACM国际编程语言设计与实现会议,PLDI(2008)”,“doi”:“10.1145\/1375581.1375595“},{“key”:“7_CR13”,“unstructured”:“Boulet,P.,Feautrier,P.:扫描没有Do-loops的多面体。In:IEEE国际并行架构和编译技术会议,PACT(1998)”},},“key“:”7_CR14“,”doi-asserted-by“:”crossref“,”unstructure“:”Clauss,P.:通过埃尔哈特多项式计算线性和非线性约束的解:分析和转换科学程序的应用。In:ACM国际超级计算会议,ICS(1996)“,”DOI“:”10.1145\/237578.237617“},{”key“:”7_CR15“,”unstructured“:”de Dinechin,F.:可重构计算机的灵活浮点对数。Lip研究报告RR2010-22,ENS-Lyon(2010),\n\n http://\/prunel.ccsd.cnrs.fr\/ensl-00506122\/“},{“key”:“7_CR16”,“volume-title”:“Field Programmable Logic and Applications”,“author”:“F.Dinechin de”,“year”:“2010”,“unstructured”:“de Dinechin,F.,Joldes,M.,Pasca,B.,Revy,G.:FPGA的乘法平方根算法。In:现场可编程逻辑和应用。IEEE,Los Alamitos(2010)“},{“key”:“7_CR17”,“volume-title”:“Field Programmable Logic and Applications”,“author”:“F.Dinechin de”,“year”:“2009”,“unstructured”:“de-Dinechin,F.,Klein,C.,Pasca,B.:生成高性能自定义浮点管道。In:Field Programmable Logic and-Applications。IEEE,Los Alammitos(2009)”},}“key:”7_CR18“,“volume-title”:“现场可编程技术”,“author”:“F.Dinechin de”,“year”:“2010”,“unstructured”:“de Dinechin,F.,Pasca,B.:支持DSP的FPGA的浮点指数函数。In:现场可编程技术。IEEE,Los Alamitos(2010),\n\n http://\/prunel.ccsd.cnrs.fr\/ensl-00506125//“},{“key”:“7_CR19”,“volume-title”:“Field-Programmable Technologies”,“author”:“F.Dinechin de”,“year”:“2008”,“unstructured”:“de Dinechin,F.,Pasca,B.,Cre\u0163,O.,Tudoran,R.:浮点累加和产品总和的FPGA特定方法。In:现场可编程技术。IEEE,Los Alamitos(2008)“},{“key”:“7_CR20”,“doi-asserted-by”:“crossref”,“unstructured”:“Dou,Y.,Vassiliadis,S.,Kuzmanov,G.K.,Gaydadjiev,G.N.:64位浮点fpga矩阵乘法。In:ACM\/SIGDA现场可编程门阵列研讨会,fpga“首页”:“243“,“volume”:“22”,“author”:“P.Feautrier”,“year”:“1988”,“unstructured”:“Feautrie,P.:参数整数编程。RAIRO Recherche Op\u00e9rationnelle\u00a022(3),243\u2013268key“:”7_CR23“,”doi-asserted-by“:”crossref“,”unstructured“:”Irigoin,F.,Triolet,R.:超级节点分区。在:第十五届ACM SIGPLAN-SIGACT编程语言原理研讨会,POPL(1988)“,”DOI“:”10.1145\/73560.73588“},{“key”:“7_CR24”,“DOI-asserted-by”:“crossref”,“unstructured”:“Lim,A.W.,Lam,M.S.:利用仿射变换最大化并行性和最小化同步。摘自:第24届ACM SIGPLAN-SIGACT编程语言原理研讨会,POPL(1997)“,”DOI“:”10.1145\/263699.263719“},{“key”:“7_CR25”,“unstructured”:“Martin,E.,Sentieys,O.,Dubois,H.,Philippe,J.L.:Gaut:专用信号处理器的架构综合工具。摘自:1993年EURO-VHDL设计自动化会议,EURO-DAC(1993)“},{”key“:”7_CR26“,”unstructured“:”Plesco,A.:“硬件加速器高级合成的程序转换和内存体系结构优化。博士论文,\u00c9cole Normale Sup\u00e9rieure de Lyon(2010)“}”,{“key”:“7_CR27”,“doi-asserted-by”:“publisher”,“doi”:“10.1007\/978-1-4615-4337-4”,“volume-title”:“”循环平铺用于并行”,“作者”:“薛教授”,“年份”:“2000年”,“非结构化”:“雪教授:循环平铺对于并行。Kluwer Academic Publishers,Dordrecht(2000)“}],“container-title”:[“计算机科学课堂讲稿”,“可重构计算:架构、工具和应用”],“原始标题”:[],“链接”:[{“URL”:“http://\/link.springer.com/content\/pdf\/10.1007\/978-3642-19475-7_7”,“内容类型”:“未指定”,“content-version”:“vor”,“预期应用程序”:“相似性检查”}],“存放”:{“日期部分”:[[2019,5,21],“日期时间”:“2019-05-21T11:05:20Z”,“时间戳”:1558436720000},“分数”:1,“资源”:{“主要”:{“URL”:“http:\/\/link.springer.com\/10.1007\/978-3-642-19475-7_7”},“副标题”:[],“短标题”:[],“发布”:{“日期部分”:[[2011]]},“ISBN”:[”9783643643642194740“,”9783642194757“],“引用次数”:27,“URL”:“http:\/\/dx.doi.org/10.1007\/978-3-642-19475-7_7”,“关系”:{},“ISSN”:[“0302-9743”,“1611-3349”],“ISSN类型”:[{”值:“0302-9743”,“类型”:“打印”},{“值”:“1611-3349”,“类型”:“电子”}],“主题”:[],“已发布”:{“日期部分”:[[2011]]}}