{“状态”:“确定”,“消息类型”:“工作”,“信息版本”:“1.0.0”,“邮件”:{“索引”:{“日期部分”:[[2024,9,9]],“日期时间”:“2024-09-09T02:55:16Z”,“时间戳”:1725850516852},“出版商位置”:“查姆”,“参考计数”:19,“出版者”:“斯普林格国际出版”,“isbn-type”:[{“类型”:”打印“,“值”:“9783319298139”}{“type”:“电子”,“value”:“9783319298146”}],“license”:[{“start”:{“date-parts”:[[2016,1,1]],“date-time”:“2016-01-01T00:00:00Z”,“timestamp”:1451606400000},“content-version”:“tdm”,“delay-in-days”:0,“URL”:“https:\/\/www.springer.com\/tdm”}T00:00:00Z“,”timestamp“:1451606400000},”content-version“:”vor“,“delay-in-days”:0,“URL”:“https:\/\/www.springer.com//tdm”}],“content-domain”:{“domain”:[“link.springer.com”],“crossmark-restriction”:false},“short-container-title”:[],“published-print”:{“date-parts”:[[2016]]},”DOI“:”10.1007\/978-319-29814-6_15“,”类型“:”book-chapter“,”创建“:{”date-part“:[[[2016,3,7]],“日期时间”:“2016-03-07T09:04:46Z”,“时间戳”:1457341486000},“页面”:“184-198”,“更新策略”:“http://\/dx.doi.org\/10.1007\/springer_crossmark_policy”,“源”:“Crossref”,”is-referenced-by-count“:1,”title“:[”QRL:FPGA实现上抵抗DPA的高性能四轨逻辑“],”prefix“:”10.1007“,”author“:[{”given“:”Chenyang“,”family“:”Tu“,“sequence”:“第一个“,“隶属关系”:[]},{“给定”:“建”,“家庭”:“周”,“序列”:“附加”,“隶属”:[]},}“给定的”:“能”,“家族”:“高”,“顺序”:“额外”,“从属关系”:[]}]},{“given”:“Zongbin”,“family”:“Liu”,“sequence”:“additional”,“affiliation”:[]}],“member”:“297”,“published-online”:{“date-parts”:[[2016,3,5]]},“reference”:[{“doi-asserted-by”:“crossref”,“unstructured”:“Bhasin,S.,Guilley,S.、Flament,F.,Selmane,N.,Danger,J.-L.:对抗早期评估:稳健双轨预充电逻辑的方法。收录:WESS 2010,第6页。ACM(2010)“,”key“:”15_CR1“,”DOI“:”10.1145\/1873548.1873554“},”{“key”:“15_CR2”,”series-title“:”计算机科学讲义“,”DOI-asserted-by“:”publisher“,“first page”:”242“,”DOI“:“10.1007\/11894063_20”,“volume-title”:“Cryptographic Hardware and Embedded Systems-CHES 2006”,“author”:“Z Chen”,“year”:“2006”,”非结构化“:”Chen,Z.,Zhou,Y.:双轨随机切换逻辑:减少侧通道泄漏的对策。收录:Goubin,L.,Matsui,M.(编辑)CHES 2006。LNCS,第4249卷,第242\u2013254页。Springer,Heidelberg(2006)“},{“doi-asserted-by”:“crossref”,“unstructured”:“He,W.,de la Torre,E.,Riesgo,T.:用于减少FPGA实现早期传播影响的预充电吸收DPL逻辑。In:第六届IEEE可重构计算和FPGA国际会议,坎昆(2011)”,“key”:“15_CR3”,“doi”:“10.1109\/ReConFig.2011.3”},{“key”:“15_CR4”,“series-title”:“计算机科学课堂讲稿”,“doi-asserted-by”:“publisher”,“first page”:《39》,“doi”:“10.1007\/978-3642-29912-4_4”,《volume-title》:“Constructive Side-Channel Analysis and Secure Design”,“author”:“W He”,《year》:“2012”,“unstructured”:“He,W.,de la Torre,E.,Riesgo,T.:一种交错EPE免疫PA-DPL结构,用于抵抗FPGA实现上的集中EM侧信道攻击。摘自:Schindler,W.、Huss,S.A.(编辑)COSADE 2012。LNCS,第7275卷,第39页\u201353。Springer,Heidelberg(2012)“},{”doi-asserted-by“:”crossref“,”unstructured“:”He,W.,Otero,A.,de la Torre,E.,Riesgo,T.:FPGA实现DPL逻辑的相同路由对的自动生成。摘自:ReConFig 2012,pp.1\u20136。IEEE(2012)“,”key“:”15_CR5“,”DOI“:”10.1109\/ReConFig.2012.6416733“},”{“key”:“15_CR6”,”series-title“:”计算机科学课堂讲稿“,”DOI-asserted-by“:”publisher“,”first page“:“463”,”DOI:“10.1007\/978-3-540-45146-4_27”,”volume-title“:“密码学进展-CRYPTO 2003”,”author“:”Y Ishai“,”year“2003”,“非结构化”:“Ishai,Y.、Sahai,A.、Wagner,D.:专用电路:保护硬件免受探测攻击。收录:Boneh,D.(编辑)《密码》2003。LNCS,第2729卷,第463\u2013481页。Springer,Heidelberg(2003)“},{”key“:”15_CR7“,”series-title“:”计算机科学讲义“,”doi-asserted-by“:”publisher“,”first page“:“388”,”doi“:”10.1007\/3-540-48405-1_25“,”volume-title“:“密码学进展-CRYPTO\u201999”,”author“:”PC Kocher“,”year“:”1999“,”unstructured“:”Kocher,P.C.,Jaffe,J.,Jun,B.:微分幂分析。收录:Wiener,M.(编辑)《密码》1999年。LNCS,第1666卷,第388\u2013397页。Springer,Heidelberg(1999)“},{”key“:“15_CR8”,”doi-asserted-by“:”publisher“,”first page“:”51“,”doi“:”10.1049\/iet-ifs.2012.0319“,”volume“:”8“,”author“:”H Marzouqi“,”year“:”2014“,”unstructured“:”Marzouqi,H.,Mahmoud,A.,Khaled,S.:门级差分功率分析和故障分析对策综述。Inf.Secure.8,51\u201366(2014).IET“,”新闻标题“:”信息安全。“},{”doi-asserted-by“:”crossref“,”unstructured“:”Nassar,M.,Bhasin,S.,Danger,J.-L.,Duc,G.,Guilley,S.:BCDL:FPGA的高速平衡DPL,带全局预充电,无早期评估。摘自:《欧洲设计、自动化和测试学报》,第849\u2013854页。IEEE Computer Society,Dresden(2010)“,”key“:”15_CR9“,”DOI“:”10.1109\/DATE.2010.5456932“},”{“key”:“15_CR10”,”series-title“:”计算机科学讲义“,”DOI-asserted-by“:”publisher“,”first page“:“35”,”DOI:“10.1007\/978-3-540-45238-6_4”,”volume-title“:“Cryptographic Hardware and Embedded Systems-CHES 2003”,”author“:”SB\u00d6rs“,“年份”:“2003”,“非结构化”:“\u00d6rs,S.B.,Oswald,E.,Preneel,B.:对FPGA的功率分析攻击\u2013首次实验结果。收录人:Walter,C.D.,Ko\u00e7,\u00c7.K.,Paar,C.(编辑)CHES 2003。LNCS,第2779卷,第35页\u201350。Springer,Heidelberg(2003)“},{”key“:”15_CR11“,”series-title“:”计算机科学讲义“,”doi-asserted-by“:”publisher“,”first page“:“172”,”doi“:”10.1007\/11545262_13“,”volume-title“:“Cryptographic Hardware and Embedded Systems\u2013 CHES 2005”,“author”:“T Popp”,“year”:“2005”,”unstructured“:”Popp,T.,Mangard,S.:屏蔽双轨预充电逻辑:无布线约束的DPA电阻。收录人:Rao,J.R.,Sunar,B.(编辑)CHES 2005。LNCS,第3659卷,第172\u2013186页。Springer,Heidelberg(2005)“},{“doi-asserted-by”:“crossref”,“unstructured”:“Soares,R.,Calazans,N.,Lomne,V.,Maurine,P.,Torres,L.,Robert,M.:通过原型化评估安全三轨逻辑的稳健性。摘自:第21届集成电路与系统设计研讨会论文集(SBCCI08),巴西格拉马多,第193\u2013198页。ACM,纽约(2008)“,”key“:”15_CR12“,”DOI“:”10.1145\/1404371.1404425“},”{“key”:“15_CR13”,”series-title“:”计算机科学讲义“,”DOI-asserted-by“:”publisher“,”first page“:“30”,”DOI:“10.1007\/978-3-540-28632-5_3”,”volume-title“:“密码硬件和嵌入式系统-CHES 2004”,”author“:”F-X Standaert“,”year“:”2004年“非结构化”:“Standaert,F.-X.,\u00d6rs,S.B.,Preneel,B.:rijndael的FPGA实现的功耗分析:流水线是DPA对策吗?摘自:Joye,M.,Quiscuter,J.-J.(编辑)CHES 2004。LNCS,第3156卷,第30\u201344页。Springer,Heidelberg(2004)“},{”key“:”15_CR14“,”series-title“:”计算机科学讲义“,”doi-asserted-by“:”publisher“,”first page“:“701”,”doi“:”10.1007\/978-3-540-45234-8_68“,”volume-title“:“Field Programmable Logic and Application”,“author”:“F-X Standaert”,“year”:“2003”,“unstructured”:“Standaert,F.-X.,van Oldeneel tot Oldenzeel,L.,Samyde,D.,Quiscuter,J.-J.:FPGA的威力分析:攻击的实用性如何?收录:Cheung,P.Y.K.,Constantinides,G.A.(编辑)FPL 2003。LNCS,第2778卷,第701\u2013711页。Springer,Heidelberg(2003)“},{”key“:”15_CR15“,”series-title“:”计算机科学讲义“,”doi-asserted-by“:”publisher“,”first page“:“255”,”doi“:”10.1007\/11894063_21“,”volume-title“:“Cryptographic Hardware and Embedded Systems-CHES 2006”,”author“:”D Suzuki“,”year“:”2006“,”unstructured“:”铃木,D.,塞基,M.:使用双轨预充电逻辑风格对DPA对抗措施进行安全评估。收录:Goubin,L.,Matsui,M.(编辑)CHES 2006。LNCS,第4249卷,第255\u2013269页。Springer,Heidelberg(2006)“},{“问题”:“3”,“密钥”:“15_CR16”,“发布者断言的doi”,“第一页”:“57”,“doi”:“10.1109\/LES.2012.2193115”,“卷”:“4”,“作者”:“K Tanimura”,“年份”:“2012”,“非结构化”:“Tanimura,K.,Dutt,N.:HDRL:用于DPA抗攻击安全电路设计的同质双轨逻辑。IEEE Embed.Syst.Lett.4(3),57\u201360(2012)“,”期刊标题“:”IEEE嵌入。系统。莱特。“},{”key“:”15_CR17“,”series-title“:”计算机科学课堂讲稿“,”doi-asserted-by“:”publisher“,”first page“:“217”,”doi“:”10.1007\/978-3319-06320-1_17“,“volume-title”:“信息安全实践与经验”,“author”:“C Tu”,“year”:“2014”,“unstructured”:“Tu,C.,He,W.,Gao,N.,de la Torre,E.,Liu,Z.,Liu。作者:Huang,X.,Zhou,J.(编辑)ISPEC 2014。LNCS,第8434卷,第217\u2013231页。Springer,Heidelberg(2014)“},{“非结构化”:“Tiri,K.,Verbauwhede,I.:安全抗DPA ASIC或FPGA实现的逻辑级设计方法。摘自:DATE 2004,Vol.1,pp.246\u2013251。IEEE Computer Society,Los Alamitos(2004)“,“key”:“15_CR18”},{“doi-asserted-by”:“crossref”,“unstructured”:“Yu,P.,Schaumont,P.:使用受控布局和路由保护FPGA电路。In:硬件/软件代码设计和系统合成-CODES+ISSS 2007,pp.45\u201350。ACM,纽约(2007)“,”key“:”15_CR19“,”DOI“:”10.1145\/1289816.1289831“}],”container-title“:[”计算机科学讲义“,”信息与通信安全“],”original-title”:[],”language“:”en“,”link“:[{”URL“:”https:\/\/link.springer.com\/content\/pdf\/10.10007\/978-3-3-199814-6_15“,”content-type“:”unspecified“,”content-version“:”vor“,”intended-application“:”similarity-checking“}],”deposed“:{”date-parts“:[2021,6,16]],”date-time“:”2021-06-16T06:14:22Z“,”timestamp“:1623824062000},”score“:1,”resource“:{“primary”:{“URL”:“https:\/\/link.springer.com\/10007\/978-319-29814-6_15”}},“subtitle”:[],“shorttitle”:[],“issued”(发布):{日期部分“:[2016]]},“ISBN”:[“9783319298139”,“9783319298146“],”引用计数“:19,”URL“:”http://\/dx.doi.org\/10.1007\/978-3-319-29814-6_15“,”关系“:{},”ISSN“:[”0302-9743“,”1611-3349“],“ISSN-type”:[{“type”:“print”,“value”:“0302-974”},{“type”:“electronic”,“value”:“1611-3399”}],“subject”:[],“published”:{“date-parts”“:[2016]]},”断言“:[{”值“:”2016年3月5日“,”订单“:1,”名称“:”first_online”,“label”:“first online”,“group”:{“name”:“ChapterHistory”,“label”:“ChapterHistory”}},{“value”:“此内容已向所有人开放。”,“name”:“free”,“label”:“free to read”}}