{“状态”:“确定”,“消息类型”:“工作”,“信息版本”:“1.0.0”,“邮件”:{“索引”:{-“日期部分”:[[2024,9,8]],“日期时间”:“2024-09-08T11:02:04Z”,“时间戳”:1725793324521},“出版商位置”:“查姆”,“引用计数”:13,“出版者”:“斯普林格国际出版”,“isbn-type”:[{“类型”:”打印“,“值”:“9783319063195“},{”类型“:”电子“,“value”:“9783319063201”}],“content-domain”:{“domain”:[],“crossmark-restriction”:false},“short-container-title”:[],”published-print“:{”date-parts“:[[2014]]},”DOI“:”10.1007\/978-3319-06320-1_17“,”type“:”book-capter“,”created“:”{“date-part”:[2014,4,27]],“date-time”:“2014-04-27T20:59:27Z”,“时间戳”:1398632367000},“页面”:“217-231”,“源”:“Crossref”,“is-referenced-by-count”:2,“title”:[“FPGA实现加密算法的渐进双轨路由修复方法”],“prefix”:“10.1007”,”author“:[{”given“:”Chenyang“,”family“:”Tu“,”sequence“:”first“,”affiliation“:[]},{“given”:“Wei”,“family”:“He”,“sequence”:“additional”,“affiliation”:[]},{“given”:“Eduardo”,“family”:“de la Torre”,“se序列”:“附加”,“从属”:[]},}“giving”:“Zeyi”,“家族”:“Liu”,“sequence”:“additionable”,“abfiliation“:[]{”,{”given“:”Limin“,”family“Liu“,”sequence“:”additional“,”affiliation:[]}],“member”:“297”,“reference”:[{“key”:“17_CR1”,“序列标签”:“计算机科学课堂讲稿”,“doi-asserted-by”:“publisher”,“first page”:“388”,“doi”:“10.1007\/3-540-48405-1_25”,“volume-title”:“密码学进展-密码学\u201999”,“author”:“P.C.Kocher”,“year”:“1999”,“unstructured”:“Kocher,P.C.,Jaffe,J.,Jun,B.:差分功率分析。in:Wiener,M.(ed.)CRYPTO 1999。LNCS,第u00a01666卷,第388\u2013397页。Springer,Heidelberg(1999)“},{”key“:“17_CR2”,”first page“:”234“,”volume-title“:”FPL“,”author“:”J.A.Clarke“,”year“:”2007“,”unstructured“:”Clarke,J.A.,Constantinides,G.A.,Cheung,P.Y.K.:关于FPGA早期路由电容估计的可行性。In:FPL,pp.234\u2013239。IEEE Press,New York(2007)“},{”key“:”17_CR3“,”first page“:“1”,”volume-title“:”International Conference on Reconfigurable Computing and FPGA“,”author“:”W.He“,”year“:”2012“,”unstructured“:”He,W.,Otero,A.,de la Torre,E.等人:为FPGA实现的DPL逻辑自动生成相同的路由对。摘自:可重构计算和FPGA国际会议,第1\u20136页。IEEE Press,New York(2012)“},{“key”:“17_CR4”,“nonstructured”:“Tiri,K.,Verbauwhede,I.:一种用于安全的抗DPA ASIC或FPGA实现的逻辑级设计方法。In:Proceedings of the Conference on design,Automation and Test In Europe,vol.\u00a01,pp.246\u2013251。IEEE Computer Society(2004)“},{“key”:“17_CR5”,“unstructured”:“Tiri,K.,Verbauwhede,I.:安全FPGA实现的合成。摘自:《逻辑与合成国际研讨会论文集》(IWLS 2004),第224\u2013231页(2004年6月)”},},“key“:”17_CR6“首页”:“353”,“volume-title”:““现场可编程技术国际会议”,“作者”:“C.Lavin”,“年份”:“2010年”,“非结构化”:“Lavin,C.,Padilla,M.,Lundrigan,P.等人:FPGA设计的快速原型工具:RapidSmith。摘自:《现场可编程技术国际会议》,第353\u2013356页。IEEE Press,New York(2010)“},{”key“:”17_CR7“,”first page“:“506”,”volume-title“:”第21届IEEE现场可编程逻辑与应用国际会议“,”author“:”R.Velegalati“,”year“:”2011“,”unstructured“:”Velegalati,R.,Kaps,J.-P.:通过Xilinx FPGA上的交叉放置提高SDDL设计的安全性。摘自:第21届IEEE现场可编程逻辑和应用国际会议,希腊克里特岛,第506\u2013511页。IEEE Press,New York(2011)“},{“key”:“17_CR8”,“doi-asserted-by”:“crossref”,“unstructured”:“Shah,S.,Velegalati,R.,Kaps,J.-P.,Hwang,D.:FPGA上密码实现中块RAM的DPA阻力调查。摘自:Prasanna,V.K.,Becker,J.,Cumplido,R.(eds.)ReConFig,pp.274\u2013279。IEEE Computer Society(2010)“,”DOI“:”10.1109\/ReConFig.2010.80“},{”key“:”17_CR9“,”series-title“:”计算机科学讲义“,”DOI-asserted-by“:”publisher“,”first page“:“1052”,“DOI”:“10.1007\/978-3-540-30117-2_125”,“volume-title”:“Field Programmable Logic and Application”,“author”:“K.Tiri”,“year”:“2004”,“unstructured”:“Tiri,K.,Verbauwhede,I.:安全逻辑合成。收录人:Becker,J.、Platzner,M.、Vernalde,S.(编辑)FPL 2004。LNCS,第u00a03203卷,第1052\u20131056页。Springer,Heidelberg(2004)“},{”key“:”17_CR10“,”series-title“:”计算机科学讲义“,”doi-asserted-by“:”publisher“,”first page“:“39”,”doi“:”10.1007\/978-3642-29912-4_4“,”volume-title“:“构造性侧通道分析和安全设计”,“author”:“W.He”,“year”:“2012”,“unstructured”:“He,W.,de la Torre,E.,Riesgo,T.:一种交错EPE免疫PA-DPL结构,用于抵抗FPGA实现上的集中EM侧信道攻击。收件人:Schindler,W.,Huss,S.A.(编辑)COSADE 2012。LNCS,卷\u00a07275,第39页\u201353。Springer,Heidelberg(2012)“},{“键”:“17_CR11”,“首页”:“349”,“卷时间”:“第21届IEEE现场可编程逻辑和应用国际会议”,“作者”:“C.Lavin”,“年份”:“2011”,“非结构化”:“Lavin,C.、Padilla,M.、Lamprecht,J.等人:RapidSmith:Xilinx FPGA的自助CAD工具。参见:第21届IEEE现场可编程逻辑和应用国际会议,第349\u2013355页。IEEE Press,New York(2011)“},{”key“:”17_CR12“,”doi-asserted-by“:”publisher“,”first page“:“117”,”doi“:”10.1109\/FCCM.2011.17“,”volume-title“:”IEEE第19届现场可编程定制计算机国际研讨会“,”author“:”C.Lavin“,“year”:“2011”,”unstructured“:”Lavin,C.、Padilla,M.、Lamprecht,J.等人:HMFlow:使用硬宏加速FPGA编译以实现快速原型。参见:IEEE第19届现场可编程定制计算机国际研讨会,第117\u2013124页。IEEE Press,New York(2011)“},{“key”:“17_CR13”,“unstructured”:“RAPIDSMITH:部分放置和路由FPGA设计的低级操作库。技术报告和文档(2013年11月),\n\n http://\/RAPIDSMITH.sourceforge.net\/doc\/TechReportAndDocumentation.pdf”}],“container-title“:[“计算机科学课堂讲稿”,“信息安全实践与经验”],“original-title”:[],“link”:[{“URL”:“http://\/link.springer.com/content\/pdf\/10.1007\/978-3319-06320-1_17”,“content-type”:“unspecified”,“content-version”:“vor”,“intended-application”:“similarity-checking”}],“deposed”:{“date-parts”:[2019,5,26]],“date-time”:“2019-05-26T14:05:31Z”,“timestamp”:1558879531000},“score”:1,“resource”:{“primary”:{“URL”:“http://\/link.springer.com/10.1007\/978-3-319-06320-1_17”}},”subtitle“:[],”shorttitle“:[],”issued“:{”date-parts“:[[2014]}”,“ISBN”:[“9783319063195”,”978331963201“],”reference nces-count“:13,”URL“:”http://\/dx.doi.org\/10.1007\/978-3-319-06320-1_17“,“关系”:{},“ISSN”:[“0302-9743”,“1611-3349”],“ISSN-type”:[{“类型”:“打印”,“值”:“0302-7743”},{“种类”:“电子”,“数值”:“1611-33049”}],“主题”:[],“发布”:{“日期-部分”:[2014]}}}