×

AXI公司

swMATH ID: 43636
软件作者: 安德烈亚斯·库思(Andreas Kurth);沃尔夫冈·罗宁格;托马斯·本茨(Thomas Benz);马修斯·卡瓦尔坎特;Fabian Schuiki;弗洛里安·扎鲁巴;卢卡·贝尼尼
说明: 用于高性能片上通信的AXI SystemVerilog模块。用于高性能非相干片上通信的开源平台。芯片上通信基础设施是现代系统芯片(SoC)的核心组件,随着内核数量、组件的异构性以及芯片内和芯片外带宽的不断增长,它的重要性不断增加。数十年来,对片上网络的研究支持缓存相干共享内存多处理器。然而,满足异构多核和加速器丰富SoC需求的通信结构(它们不是或只是部分一致)是一个不太成熟的研究领域。在这项工作中,我们提出了一个模块化、拓扑无关、高性能的片上通信平台。该平台包括用于构建和链接子网的组件,具有可定制的带宽和并发属性,并遵循最先进的行业标准协议。我们讨论了我们的模块的微体系结构权衡和时序/面积特性,并表明可以将它们组合起来,以构建具有高并发度的高带宽(例如,2.5 GHz和1024位数据宽度)端到端片上通信结构(不仅是网络交换机,还包括DMA引擎和内存控制器)。我们设计并实现了最先进的ML训练加速器,其中我们的通信结构在一个芯片上可扩展到1024个核,在任意两个核之间仅24 ns的往返延迟下提供32 TB/s的横截带宽。
主页: https://arxiv.org/abs/2009.05334
源代码:  https://github.com/pulp-platform/axi
相关软件: 火箭芯片打开2COpenPiton公司
引用于: 1文件

在1个字段中引用

1 计算机科学(68至XX)

按年份列出的引文